Совсем недавно Intel анонсировала 10-нм серверные процессоры Xeon Scalable 3-го поколения известные под кодовым обозначением Ice Lake-SP. Они основаны на микроархитектура Sunny Cove, насчитывают до 40 ядер, а также поддерживают 8-канальную память DDR4-3200 (до 6 Тбайт ОЗУ на сокет) и контроллер PCI Express 4.0.

Тем не менее, на подходе у Intel готовятся Xeon Scalable 4-го поколения (Sapphire Rapids). Их интересной особенностью станет наличие встроенной памяти HBM2E объёмом до 64 ГБ, выполняющей роль кэша. Это было подтверждено свежем патчем i20nm EDAC для ядра Linux от 11 июня.

«Будущие процессоры Xeon будет включать в себя HBM, — говорится в описании одного из патчей. — Встроенный контроллер памяти HBM использует ту же архитектуру, что и обычный контроллер памяти DDR5. Добавьте устройства контроллера памяти HBM для поддержки EDAC».

Блогер YuuKi_AnS опубликовал фотографии одного из процессоров Sapphire Rapids с частотой 1,3 ГГц. Экземпляр имеет кодировку QVV5 и относится к ранним инженерным образцам. После снятия крышки и шлифовки процессора он смог сделать первые фотографии кристалла Sapphire Rapids.

ЦП оснащен четырьмя вычислительными матрицами, каждая из которых физически имеет 15 ядер. Такая сложная конструкция нужна для сохранения высокого процента выхода годных продуктов. Согласно просочившейся информации, Xeon 4-го поколения получат максимум 56 ядер.